DTMOS tekniğini kullanarak 0.2V besleme gerilimli ve %97 enerji verimli özel-veya lojik kapı tasarımları

[ X ]

Tarih

2022

Dergi Başlığı

Dergi ISSN

Cilt Başlığı

Yayıncı

Erişim Hakkı

info:eu-repo/semantics/openAccess

Özet

Bu çalışmada, Dynamic Threshold-voltage MOSFET (DTMOS) tekniğini kullanarak aşırı düşük besleme gerilimli ve enerji verimli ÖZEL-VEYA lojik kapıları önerilmektedir. Birçok alanda tasarım tekniği olarak kullanılan ancak lojik kapı devresi tasarımında yeterince uygulanmamış DTMOS tekniği tasarım yöntemi olarak bu çalışmada kullanılmaktadır. Önerilen lojik kapıların amacı transistör kanal parametrelerini değiştirmeden DTMOS tekniğini kullanarak besleme gerilimini ve harcanan gücü azaltmaktır. 0.2V besleme geriliminde ve 1GHz çalışma frekansında incelenen üç farklı ÖZEL-VEYA lojik kapısı arasında DTMOS transistörlü tasarımlarda güç tüketimi en düşük 0.228nW değerindedir. Üç lojik kapıda da DTMOS tekniği %97 oranında enerji verimliliği sağlamaktadır. Teorik sonuçlar CMOS 65nm teknolojisini kullanan HSPICE programında doğrulanmıştır. Elde edilen sonuçlar düşük gerilim ve enerji verimliliği gerektiren uygulamalarda DTMOS tekniğinin etkili bir yöntem olduğunu göstermektedir.

Açıklama

Anahtar Kelimeler

DTMOS, lojik kapı tasarımları

Kaynak

Elektrik-Elektronik ve Biyomedikal Mühendisliği Konferansı (ELECO 2022)

WoS Q Değeri

Scopus Q Değeri

Cilt

Sayı

Künye